امروز خبر جدیدی از پردازندههای Diamond Rapids اینتل داریم. پردازندههای نسل جدید Xeon اینتل با نام Diamond Rapids قرار است با دو تراشه کاملاً جدید و مجزا با نامهای رمزی CBB و IMH عرضه شوند.
جزئیات جدیدی از پردازندههای نسل آینده Xeon موسوم به Diamond Rapids در قالب پچهای کرنل لینوکس مشاهده شده. این پچها دید بهتری از طراحی معماری جدید Xeon و نحوه ساخت تراشهها را در اختیار ما میگذارند.
اینتل در پردازندههای Diamond Rapids دو تراشه کاملاً جدید را معرفی کرده. تراشه اول CBB یا Core Building Block است که نقش چیپ محاسباتی (Compute Tile) را دارد. برخلاف نسل قبلی یعنی Granite Rapids که کنترلر حافظه (IMC) را در همان چیپ محاسباتی قرار داده بود، در Diamond Rapids این بخش از چیپ محاسباتی جدا شده.
کنترلر یکپارچه حافظه یا IMC اکنون روی تراشه جدیدی به نام IMH (Integrated I/O & Memory Hub) قرار میگیرد. این تراشه کاملاً جدا از چیپ محاسباتی CBB هست و گفته میشود Diamond Rapids میتواند تا دو تراشه IMH داشته باشد. همچنین طبق گفته کاربر InstLatX64، چیپ IMH روی «Base Tile» قرار میگیرد؛ مشابه رویکردی که اینتل در معماری Clearwater Forest استفاده کرده.

مشابه پردازندههای Sapphire Rapids، معماری Diamond Rapids برای شناسایی بخشهای غیرمحاسباتی (Uncore) از جدولهای شناسایی (Discovery Tables) استفاده میکند، اما با تفاوتها و قابلیتهای جدید:
- Diamond Rapids (یا DMR) میتواند دارای دو تراشه IMH باشد که از تراشههای محاسباتی CBB جدا هستند. هر تراشه CBB و هر تراشه IMH جدول شناسایی اختصاصی خود را دارد.
- برخلاف پردازندههای قبلی که جدول شناسایی کلی را فقط از طریق PCI یا MSR دریافت میکردند، در DMR از PCI برای شناسایی PMON مربوط به IMH و از MSR برای PMON مربوط به CBB استفاده میشود.
- DMR انواع جدیدی از PMON (واحدهای مانیتورینگ عملکرد) را معرفی میکند، از جمله:
SCA ،HAMVF ،D2D_ULA ،UBR ،PCIE4، CRS ،CPC ،ITC ،OTC ،CMS و PCIE6 - برخلاف Sapphire Rapids، شمارندههای آزاد IIO در Diamond Rapids مبتنی بر MMIO هستند، نه روشهای قبلی.
در یکی از پچهای تحلیلی کرنل لینوکس برای پردازندههای Diamond Rapids آمده که:
- چیپهای پردازنده شامل CBB هستند و برخلاف Granite Rapids، کنترلر حافظه داخلی ندارند.
- Diamond Rapids میتواند تراشهای با دو هاب ورودی/خروجی و حافظه (IMH) داشته باشد.
- کنترلر حافظه در Diamond Rapids روی Base Tile قرار گرفته.
علاوه بر این موارد، پشتیبانی Diamond Rapids از PCIe نسل 6 (Gen6) هم اشاره شده که با توجه به معرفی رسمی این فناوری از سال 2026، کاملاً منطقی به نظر میرسد. این فناوری قرار است در پلتفرمهای نسل جدید دیتاسنتری مانند Diamond Rapids و Venice مورد استفاده قرار بگیرد.
بر اساس اطلاعات قبلی، انتظار میرود پردازندههای Xeon Diamond Rapids اینتل تا 192 هسته داشته باشند و حتی برخی شایعات از مدلهایی با 256 هسته هم صحبت میکنند، هرچند اینتل هنوز این اعداد را رسماً تأیید نکرده. آنچه تاکنون میدانیم این است که این پردازندهها از فناوری ساخت 18A استفاده میکنند و معماری هستهها Panther Cove P-Core خواهد بود. اطلاعات اولیه پلتفرم هم از توان حرارتی (TDP) تا 650 وات روی سوکت LGA 9324 با پشتیبانی از چند سوکت خبر میدهد.
اینتل احتمالاً پردازندههای Diamond Rapids را در اواسط یا نیمه دوم سال 2026 معرفی خواهد کرد. ما اینجا در رسانه خبری بنچیمو آخرین اخبار مرتبط با تکنولوژی را پوشش میدهیم، پس حتماً با ما همراه باشید. شما در مورد پردازندههای Diamond Rapids اینتل چه نظری دارید؟ با ما به اشتراک بگذارید.




